안녕하세요.

반도체 관련 업종에 취직한 신입입니다.

현재 사내 플라즈마 테스트 장비에서의 매쳐 값을 검토 하는 중 막히는 부분이 있는 중

장비를 뜯어보기도 어렵고, 전임자는 이미 퇴사하여 혼자 이것저것 찾으며 하려니 도움 청할데가 마땅히 없어서 글 올립니다..


매쳐의 테스트 결과 데이터를 뜯어본 내용은 다음과 같습니다

 XC1 = (READ_AIO(RF_LOAD) + 0.00001) * 15 * 0.000000000001;
 XC2 = (READ_AIO(RF_TUNE) + 0.00001) * 5 * 0.000000000001;
 A = 3.141592 * 2 * 13560000;

 d1 = Power(50, 2);  제곱
 d2 = Power(1 / (A * XC1), 2);  제곱
 R = (50 * d2) / (d1 + d2);
 J = -(d1 * 1 / (A * XC1)) / (d1 + d2) + (A * 0.0000012) - (1 / (A * XC2));

결과는 대략  z=2.269+j56.126 정도 나옵니다.


얕은 지식으로는 XC1, XC2는 매쳐에서의 직, 병렬 가변 커패시터 값을,

A는 각속도 ω, J 에서 (A * 0.0000012) 값은 인덕터 값으로 보여집니다.


하지만 이외의 값들은 어떻게 저런 계산이 도출되었는지 이해가 되지 않습니다.

일반적인 L 타입 매쳐는 아닌 것으로 보여 상기 값으로 매쳐의 임피던스가 도출 되려면 어떤 회로로 구성되어있는지 알고 싶습니다.

도움 부탁 드립니다.


감사합니다.


번호 제목 조회 수
공지 [필독] QnA 글 작성을 위한 권한 안내 [268] 76714
공지 Q&A 검색 길잡이 – 내게 필요한 정보를 더 빠르게 찾는 방법 20170
공지 개인정보 노출 주의 부탁드립니다. 57164
공지 kr 입자 조사에 의한 Cu 스퍼터링 에너지 및 이탈 속도 분포 함수 68696
공지 질문하실 때 실명을 사용하여주세요. [3] 92273
607 공정 진행 중 의도적인 섭동 효과에 대해서 질문 드립니다. [1] 319
606 CVD 공정에서의 self bias [1] 3095
605 PP & PET 친수성과 접착성 유지 질문입니다. [1] 3323
604 잔류시간 Residence Time에 대해 [1] 1117
603 공정 진행 중간에 60Mhz만 Ref가 튀는 현상 관련하여 답변 정말 감사합니다! 1860
602 ESC Polymer cracking 제거를 위한 ISD 공정 문의 1416
601 공정 진행 중간에 60Mhz만 Ref가 튀는 현상 관련하여 어떤 이유들이 있을까요..? [2] 1079
600 CCP에서 접지된 전극에 기판을 놓았을 때 반응 [1] 972
599 Edge ring과 플라즈마 밀도 균일성 [1] 1749
598 [Etching 공정 중 wafer를 고정하기 위해 사용되는 Ring관련] [3] 2742
597 매칭시 Shunt와 Series 값 [1] 1846
596 RF Power와 균일도 연관성 질문드립니다. [2] 3295
595 구 대칭으로 편광된 전자기파를 조사할 때에 대한 질문입니다. [1] file 225
594 CCP에서 전극에 쌓이는 막질에 의한 Capacitance 변화가 궁금합니다 [1] 2342
593 low pressure 영역에서 아킹이 더 쉽게 발생하는 이유에 관해 문의드립니댜. [1] 1351
592 안녕하세요? 임피던스 매칭관련 질문드립니다. [1] 2320
591 electron energy distribution에 대해서 질문드립니다. [2] 3202
590 안녕하세요 플라즈마의 원초적인 개념에서 궁금한 점이 생겨서 질문드립니다. [1] 855
589 플라즈마 에칭 과 표면처리 의 차이점 질문드립니다. [1] 1983

Boards


XE Login