Sheath CVD 공정에서의 self bias

2021.06.13 19:47

박관호 조회 수:2054

안녕하세요 반도체 제조업에서 설비업무 맡고있는 저년차 사원입니다.

 

self bias 현상이 일어나게 되는 메커니즘을 3가지정도 배웠습니다.

1. RF 관점에서 순전류는 0이어야하기 때문에 더 크고 무거운 ion을 끌어오기 위해서 전극의 전위가 낮아지는 효과

2. 전극의 크기 차이로 인한 전자의 축적으로 전극의 전위가 낮아지는 효과

3. blocking capacitor에서의 전자의 축적으로 전극의 전위가 낮아지는 효과

 

실제로 CVD chamber 내 shower head보다 heater의 크기가 작고 blocking capacitor의 존재로 2번, 3번은 납득이 됩니다..

 

사내 semina에서 배우기로는 ETCH 설비와 다르게 CVD 설비는 shower head에 RF가 인가되고 heater쪽이 접지로 연결되어 있다고 했는데..

그렇다면 1번 효과에 의해 heater가 아니라 shower head쪽 전극이 음극역할을 하게 되는건가요???

(http://pal.snu.ac.kr/index.php?mid=board_qna_new&document_srl=81598 에서의 답변 참고했습니다)

 

만약 맞다면, 2번,3번 효과의 경우 heater쪽 전위가 낮아지게 되는걸로 보이는데, 1번에 의한 효과와 서로 경쟁하는건가요????

 

학부출신으로 회사와서 아는건 없고 궁금한건 많은데 얕게 배운 지식으로 업무와 연관지으려 하니 힘이드네요 교수님..

많이 배워가고 있습니다.

번호 제목 조회 수
공지 [필독] QnA 글 작성을 위한 권한 안내 [181] 74898
공지 Q&A 검색 길잡이 – 내게 필요한 정보를 더 빠르게 찾는 방법 18754
공지 개인정보 노출 주의 부탁드립니다. 56234
공지 kr 입자 조사에 의한 Cu 스퍼터링 에너지 및 이탈 속도 분포 함수 66728
공지 질문하실 때 실명을 사용하여주세요. [3] 88161
319 Si Wafer Broken [2] 2120
318 Wafer particle 성분 분석 [1] 2106
317 sputtering gas에 따른 플라즈마 데미지 [1] 2098
316 양극 코로나 방전에 대한 질문입니다. [1] 2078
315 플라즈마볼 제작시 [1] file 2071
314 Etch공정(PE mode) Vpp 변동관련. [1] 2061
» CVD 공정에서의 self bias [1] 2054
312 RPS를 이용한 SIO2 에칭 [1] 2030
311 CCP에서 전극에 쌓이는 막질에 의한 Capacitance 변화가 궁금합니다 [1] 1996
310 교수님 안녕하세요, icp 관련 질문이 있습니다. [2] 1962
309 PRECOATING 공정에서 SHOWERHEAD <-> STAGE HEATER 간 GAP 과 DEPO 막질의 THK 와의 연관성.... [1] 1957
308 플라즈마 self bias 값과 압력, 파워의 상관관계에 대해 질문이 있습니다. [1] 1901
307 임피던스 실수부에 대해 궁금한 점이 있습니다. [4] 1900
306 Etch 공정 Dummy 사용이유가 뭔지 알 수 있을까요? [1] 1872
305 etching에 관한 질문입니다. [1] 1856
304 CCP plasma에서 gap과 Pressure간의 상관관계 [1] 1853
303 가입인사드립니다. [1] 1845
302 chamber impedance [1] 1843
301 13.56MHz resonator 해석 관련 문의 [1] 1840
300 플라즈마 깜빡임에 대해 질문이 있습니다. [1] 1834

Boards


XE Login