Sheath CVD 공정에서의 self bias

2021.06.13 19:47

박관호 조회 수:3099

안녕하세요 반도체 제조업에서 설비업무 맡고있는 저년차 사원입니다.

 

self bias 현상이 일어나게 되는 메커니즘을 3가지정도 배웠습니다.

1. RF 관점에서 순전류는 0이어야하기 때문에 더 크고 무거운 ion을 끌어오기 위해서 전극의 전위가 낮아지는 효과

2. 전극의 크기 차이로 인한 전자의 축적으로 전극의 전위가 낮아지는 효과

3. blocking capacitor에서의 전자의 축적으로 전극의 전위가 낮아지는 효과

 

실제로 CVD chamber 내 shower head보다 heater의 크기가 작고 blocking capacitor의 존재로 2번, 3번은 납득이 됩니다..

 

사내 semina에서 배우기로는 ETCH 설비와 다르게 CVD 설비는 shower head에 RF가 인가되고 heater쪽이 접지로 연결되어 있다고 했는데..

그렇다면 1번 효과에 의해 heater가 아니라 shower head쪽 전극이 음극역할을 하게 되는건가요???

(http://pal.snu.ac.kr/index.php?mid=board_qna_new&document_srl=81598 에서의 답변 참고했습니다)

 

만약 맞다면, 2번,3번 효과의 경우 heater쪽 전위가 낮아지게 되는걸로 보이는데, 1번에 의한 효과와 서로 경쟁하는건가요????

 

학부출신으로 회사와서 아는건 없고 궁금한건 많은데 얕게 배운 지식으로 업무와 연관지으려 하니 힘이드네요 교수님..

많이 배워가고 있습니다.

번호 제목 조회 수
공지 [필독] QnA 글 작성을 위한 권한 안내 [268] 76727
공지 Q&A 검색 길잡이 – 내게 필요한 정보를 더 빠르게 찾는 방법 20189
공지 개인정보 노출 주의 부탁드립니다. 57167
공지 kr 입자 조사에 의한 Cu 스퍼터링 에너지 및 이탈 속도 분포 함수 68699
공지 질문하실 때 실명을 사용하여주세요. [3] 92278
389 플라즈마 압력에 대하여 [1] 2727
388 [Etching 공정 중 wafer를 고정하기 위해 사용되는 Ring관련] [3] 2742
387 PE 모드와 RIE 모드에서 쉬스 구역에 대한 질문 [1] 2765
386 고온의 플라즈마와 저온의 플라즈마의 차이 [1] 2780
385 임피던스 매칭회로 [1] file 2804
384 Edge ring 없이 ESC를 구현 가능한지 궁금해서 여쭤봅니다. [2] 2819
383 VI sensor를 활용한 진단 방법 [2] 2871
382 HF/F2와 silica 글래스 에칭율 자료가 있을까요? 2873
381 HF+LF 사용 중. HF Power 증가 시 Deposition Rate 감소 현상 문의 [1] 2891
380 RF matcher와 particle 관계 [2] 2918
379 Plasma etcher particle 원인 [1] 2965
378 Gas flow rate에 따른 etch rate의 변화가 궁금합니다. [1] 2972
377 Plasma 에칭 후 정전기 처리 [3] 3052
» CVD 공정에서의 self bias [1] 3099
375 M/W, RF의 Plasma에 의한 Ashing 관련 문의드립니다. [1] 3162
374 아르곤이나 기타 플라즈마 토치에 소량의 수증기를 집어넣으면 온도가 떨어지는 현상에 대해서 3165
373 matcher, ESC, Heater에 대해 질문 드립니다. [3] 3179
372 Matcher의 Load/Tune Position 거동에 관해 질문이 있습니다. [2] 3193
371 electron energy distribution에 대해서 질문드립니다. [2] 3203
370 PECVD Precursor 별 Arcing 원인 [1] 3273

Boards


XE Login