Etch Dry Etch장비에서 Vdc와 Etch rate관계

2009.02.09 21:43

김정남 조회 수:22747 추천:298

안녕하십니까.
저는 현재 반도체 제조회사 Dry Etch담당자를 맡고 있으며,불량현상에 대해 조언을 구하고자 이렇게 문의드립니다.

DPS방식의 Dry Etcher에서 Si Trench Isolation공정을 진행하고 있습니다.
최근의 불량현상은 10매 연속 공정진행시 5매째부터 Si Depth가 정상대비 80% 수준을 보여, 장비 Parameter확인시 5매째부터 정상대비 Parameter Shift현상이 확인되었습니다.
- 정상과 비교시 Gate Valve open증가(Chamber Pressure는 변화없음)
- 정상과 비교시 Vdc값 증가(-350 -> -450)
- 정상과 비교시 Source RF Matching  Position변동됨
Chamber Open시 특이점(원인)은 Ceramic Dome에 Polymer 떨어짐 및 들뜸상태(부풀어올라 Dome과 Gap발생)

궁금한것은, Polymer 들뜸으로 인해 Gate Valve open값,Vdc값, Matching Position등이 변화되어 결국 Etch rate Low로 Depth Low가 발생되었다는 결론이 나오는데...
1) Polymer 들뜸으로 인해 Chamber내 플라즈마에 어떤 변화가 생겼던건지..어떤 변화로 인해 Parameter값이 Shift되었는지..궁금합니다.
2) Test시 Vdc값이 -로 증가할수록 Etchrate가 감소했는데..Wafer상 전자량이 증가한다는 것이 Etchrate를 감소시킨다는
결과인데..왜 그런지 궁금합니다. (전자량이 많으면, 양전하도 많다는것 아닌지요? 아니면, 전자량 증가가 Sheath영역이 넓어짐을 의미하는것인지요?)
3) 공정진행중 Polymer 들뜸으로 인해 Chamber Volume감소 -> 일정Pressure control위해 Gate valve open증가됨, 그리고 Chamber Volume 감소로 인한 임피던스변화(Matching Position변동)...이러한 정리가 맞는것인지요??

자세한 설명 부탁드립니다.
감사드립니다.



Boards


XE Login