안녕하세요 저는 반도체회사에서 Dry Etch 공정 엔지니어로 근무중입니다.

 

Etch Profile을 Control하는 방법들을 연구하고있는데, 그 중에 Wafer내 영역별로 Capacitance 성분을 조절하여 Etch Profile을 Control 해보는 방법을 구상 중에 있습니다.

여기서 궁금한게, Capacitance 성분이 높은 영역은 Sheath Energy가 작아져 Etch 효율이 떨어질 것으로 생각했는데 제 생각이 맞을지 아니면 Capacitance 성분이 높아지면 해당 영역은 전하 축적량이 커져 Vdc값이 음의 방향으로 커져서 Sheath Energy가 커지는것이 맞을까요?

 

번호 제목 조회 수
공지 [필독] QnA 글 작성을 위한 권한 안내 [286] 77314
공지 Q&A 검색 길잡이 – 내게 필요한 정보를 더 빠르게 찾는 방법 20508
공지 개인정보 노출 주의 부탁드립니다. 57416
공지 kr 입자 조사에 의한 Cu 스퍼터링 에너지 및 이탈 속도 분포 함수 68964
공지 질문하실 때 실명을 사용하여주세요. [3] 92991
70 DC Bias Vs Self bias [5] 31627
69 Dechucking 시 wafer 상의 전하 문제 24225
68 N2 플라즈마 공정 시간에 따른 Etching rate의 변화 이유가 알고 싶어요 [2] 23800
67 Dry Etch장비에서 Vdc와 Etch rate관계 [1] 22826
66 Dry Etcher 에 대한 교재 [1] 22567
65 RIE장비 에서 WALL 과 TOP 온도 20450
64 안녕하세요 반도체 공정 중 용어의 개념이 헷갈립니다. [1] 17678
63 ICP 식각에 대하여... 16944
62 ICP와 CCP의 차이 [3] 12606
61 에칭후 particle에서 발생하는 현상 9564
60 안녕하세요. O2 plasma etching에 대해 궁금한 것이 있습니다. [1] 6884
59 RPS를 이용한 NF3와 CF4 Etch Rate 차이 [4] 6336
58 SiO2를 Etching 할 시 NF3 단독 보다 O2를 1:1로 섞을시 Etching이 잘되는 이유 [1] file 6036
57 DRAM과 NAND에칭 공정의 차이 [1] 5530
56 SiO2 식각 위한 Remote Plasma Source관련 질문 드립니다. [1] 5507
55 Dry Etching Uniformity 개선 방법 [2] 4356
54 Plasma 식각 test 관련 문의 [1] 3997
53 Plasma Etch시 Wafer Edge 영향 [1] 3630
52 Gas flow rate에 따른 etch rate의 변화가 궁금합니다. [1] 3095
51 Plasma etcher particle 원인 [1] 3082

Boards


XE Login