Sheath CVD 공정에서의 self bias

2021.06.13 19:47

박관호 조회 수:3090

안녕하세요 반도체 제조업에서 설비업무 맡고있는 저년차 사원입니다.

 

self bias 현상이 일어나게 되는 메커니즘을 3가지정도 배웠습니다.

1. RF 관점에서 순전류는 0이어야하기 때문에 더 크고 무거운 ion을 끌어오기 위해서 전극의 전위가 낮아지는 효과

2. 전극의 크기 차이로 인한 전자의 축적으로 전극의 전위가 낮아지는 효과

3. blocking capacitor에서의 전자의 축적으로 전극의 전위가 낮아지는 효과

 

실제로 CVD chamber 내 shower head보다 heater의 크기가 작고 blocking capacitor의 존재로 2번, 3번은 납득이 됩니다..

 

사내 semina에서 배우기로는 ETCH 설비와 다르게 CVD 설비는 shower head에 RF가 인가되고 heater쪽이 접지로 연결되어 있다고 했는데..

그렇다면 1번 효과에 의해 heater가 아니라 shower head쪽 전극이 음극역할을 하게 되는건가요???

(http://pal.snu.ac.kr/index.php?mid=board_qna_new&document_srl=81598 에서의 답변 참고했습니다)

 

만약 맞다면, 2번,3번 효과의 경우 heater쪽 전위가 낮아지게 되는걸로 보이는데, 1번에 의한 효과와 서로 경쟁하는건가요????

 

학부출신으로 회사와서 아는건 없고 궁금한건 많은데 얕게 배운 지식으로 업무와 연관지으려 하니 힘이드네요 교수님..

많이 배워가고 있습니다.

번호 제목 조회 수
공지 [필독] QnA 글 작성을 위한 권한 안내 [266] 76696
공지 Q&A 검색 길잡이 – 내게 필요한 정보를 더 빠르게 찾는 방법 20153
공지 개인정보 노출 주의 부탁드립니다. 57159
공지 kr 입자 조사에 의한 Cu 스퍼터링 에너지 및 이탈 속도 분포 함수 68681
공지 질문하실 때 실명을 사용하여주세요. [3] 92220
407 임피던스 실수부에 대해 궁금한 점이 있습니다. [4] 2327
406 CCP에서 전극에 쌓이는 막질에 의한 Capacitance 변화가 궁금합니다 [1] 2337
405 Ta deposition시 DC Source Sputtreing 2360
404 RPS를 이용한 SIO2 에칭 [1] 2370
403 RF/LF에 따른 CVD 막질 UNIFORMITY [1] 2377
402 plasma etching을 관련 문의드립니다. [1] 2430
401 Load position 관련 질문 드립니다. [1] 2433
400 [RIE] reactive, non-reactive ion의 역할 [1] 2439
399 안녕하세요. 교수님 ICP관련하여 문의드립니다. [2] 2466
398 플라즈마 방전을 위한 RF Power 공급시점에서의 반사파에 관해서 질문드립니다. [2] 2491
397 Si Wafer Broken [2] 2504
396 질문있습니다. [1] 2569
395 안녕하십니까 파워업체 연구원 입니다. (챔버쪽 임피던스 검출) [1] file 2575
394 산소양이온의 금속 전극 충돌 현상 [1] 2580
393 RIE에 관한 질문이 있습니다. [1] 2626
392 수소 플라즈마 관련해서 질문이 있습니다. [3] 2634
391 플라즈마 밀도 관련 문의 드립니다. [1] 2684
390 PR wafer seasoning [1] 2699
389 플라즈마 압력에 대하여 [1] 2727
388 [Etching 공정 중 wafer를 고정하기 위해 사용되는 Ring관련] [3] 2732

Boards


XE Login